Prosiding KOMMIT
2014

IMPLEMENTASI PENAPIS DIGITAL LOLOS RENDAH UNTUK PENGOLAHAN SINYAL EEG DENGAN MENGGUNAKAN PRICOBLAZA FPGA

Saptono, Debyo (Unknown)
Hermita, Matrissya (Unknown)
Irawan, Benny (Unknown)



Article Info

Publish Date
12 Nov 2014

Abstract

Penapis Digital Lolos Rendah adalah rangkaian elektronika digital yangberfungsi untuk melewatkan sinyal frekuensi yang berada dibawah ambangfrekuensi yang ditentukan. Rangkaian ini digunakan untuk menghilangkankomponen DC yang terdapat pada sinyal EEG. Picoblaze merupakan sebuahprosesor yang memiliki 3 buah core yang tertanam di dalam satu chip.Picoblaze merupakan mikrokontroler 8-bit yang didesain khusus untukdiimplementasikan pada FPGA Prosesor picoblaze dapat diimplementasikandalam sistem yang besar dan mempunyai fleksibilitas yang tinggi dalamdesaib berbasis FPGA. Perancangan Picoblaze yang dapat mengerjakanpengolahan sinyal EEG diperlukan untuk dapat mempermudah prosespengolahan berikutnya. Sinyal EEG dilewatkan pada port masukan picoblazeuntuk dianalisa sinyal hasil pada port keluaran picoblaze.. Hasil pengujianpada sistem FPGA Spartan 3 berjalan dengan baik dengan kebutuhan slicekurang dari 10 %.

Copyrights © 2014