Jurnal EECCIS
Vol 6, No 2 (2012)

Desain 8 Bit R3R Ladder Digital To Analog Converter

Suryo Adi Wibowo (ITN malang)
Sholeh Hadi Pramono (Jurusan Teknik Elektro Fakultas Teknik Universitas Brawijaya)
M. Julius (Jurusan Teknik Elektro Fakultas Teknik Universitas Brawijaya)
Wijono Wijono (Jurusan Teknik Elektro Fakultas Teknik Universitas Brawijaya)



Article Info

Publish Date
29 Apr 2013

Abstract

Metode R3R merupakan pengembangan dari metode R2R yang digunakan sebagai pengubah sinyal digital ke analog. Penelitian dengan metode R3R dilakukan untuk membuat desain dan anlisis sistem yang berbasis teknologi CMOS 1.2 um. sehingga dihasilkan inovasi pengembangan Integrated Circuit dengan melihat kinerja digital to analaog converter berupa disipasi daya yang relatif rendah serta linearitas yang dapat diandalkan dengan memperhatikan parameter pada DAC yaitu DNL dan INL. Hasil penelitian menunjukkan bahwa desain R3R digital to analog converter dengan menggunakan teknologi 1,2 um menghasilkan sebuah digital to analog converter dengan spesifikasi penguatan frekuensi: 65.876 dB, GB.W (Gain Bandwidth ) sebesar 2.0012 MHz, SR (Slew Rate) sebesar 31,862 v/????s, CMRR sebesar 70 dB, PSRR sebesar 81.681 dB. Disipasi daya 3.32 mW. Ayunan tegangan keluaran: -4.985 v sampai dengan 4.549 v serta dalam pegujian kinerja dari hasil konversi hasil Voutmax = 2.9716 v, rata-rata DNL sebesar 0.00138 LSB dan nilai rata-rata INL sebesar 0.306LSB.Kata Kunciā€”DAC, DNL, INL, Disipasi Daya.

Copyrights © 2012






Journal Info

Abbrev

EECCIS

Publisher

Subject

Engineering

Description

EECCIS is a scientific journal published every six month by electrical Department faculty of Engineering Brawijaya University. The Journal itself is specialized, i.e. the topics of articles cover electrical power, electronics, control, telecommunication, informatics and system engineering. The ...